order_bg

pwodwi yo

XCVU190-2FLGB2104I 100% nouvo & orijinal pwòp stock entegre sikwi segondè-pèfòmans revèy tanpon fanmi

deskripsyon kout:

Ogmantasyon pèfòmans ak memwa UltraRAM sou chip pou diminye pri BOM.Melanj ideyal la nan periferik segondè-pèfòmans ak pri-efikas aplikasyon sistèm.Kintex UltraScale + FPGA yo gen anpil opsyon pouvwa ki delivre pi bon balans ant pèfòmans sistèm obligatwa a ak pi piti anvlòp pouvwa a.FPGA ki gen gwo kapasite ak pèfòmans segondè pèmèt lè l sèvi avèk teknoloji SSI monolitik ak pwochen jenerasyon.Aparèy Virtex UltraScale reyalize pi gwo kapasite sistèm, Pleasant, ak pèfòmans pou adrese kondisyon kle nan mache ak aplikasyon atravè entegrasyon divès fonksyon nivo sistèm.


Pwodwi detay

Tags pwodwi

Atribi pwodwi

TIP DESKRIPSYON
Kategori FPGAs (Field Programmable Gate Array)
Mfr AMD
Seri Virtex® UltraScale™
Pake Plato
Estati pwodwi Aktif
DigiKey pwogramasyon Pa Verifye
Kantite LAB/CLB 134280
Kantite Eleman Lojik/Selil 2349900
Total Bits RAM 150937600
Kantite I/O 702
Voltage - Pwovizyon pou 0.922V ~ 0.979V
Kalite aliye Sifas mòn
Tanperati Fonksyònman -40°C ~ 100°C (TJ)
Pake / Ka 2104-BBGA, FCBGA
Pake Aparèy Founisè 2104-FCBGA (47.5x47.5)
Nimewo pwodwi de baz XCVU190

Deskripsyon

Kintex® UltraScale FPGAs: FPGA segondè-pèfòmans ak yon konsantre sou pri / pèfòmans, lè l sèvi avèk tou de monolitik ak pwochen jenerasyon anpile Silisyòm interconnect (SSI) teknoloji.Segondè DSP ak blòk RAM-a-lojik rapò ak transceiver pwochen jenerasyon, konbine avèk anbalaj pri ki ba, pèmèt yon melanj pi gwo nan kapasite ak pri.
Kintex UltraScale+™ FPGAs: Ogmantasyon pèfòmans ak memwa UltraRAM sou chip pou diminye pri BOM.Melanj ideyal la nan periferik segondè-pèfòmans ak pri-efikas aplikasyon sistèm.Kintex UltraScale + FPGA yo gen anpil opsyon pouvwa ki delivre pi bon balans ant pèfòmans sistèm obligatwa a ak pi piti anvlòp pouvwa a.
Virtex® UltraScale FPGAs: FPGA ki gen gwo kapasite ak pèfòmans segondè pèmèt lè l sèvi avèk teknoloji SSI monolitik ak pwochen jenerasyon.Aparèy Virtex UltraScale reyalize pi gwo kapasite sistèm, Pleasant, ak pèfòmans pou adrese kondisyon kle nan mache ak aplikasyon atravè entegrasyon divès fonksyon nivo sistèm.
Virtex UltraScale+ FPGA: Pi gwo lajè transceiver la, pi gwo kantite DSP, ak pi wo memwa sou chip ak nan pake ki disponib nan achitekti UltraScale la.Virtex UltraScale + FPGA yo bay tou anpil opsyon pouvwa ki delivre balans optimal ant pèfòmans sistèm obligatwa a ak pi piti anvlòp pouvwa a.
Zynq® UltraScale+ MPSoCs: Konbine ARM® v8 ki baze sou Cortex®-A53 gwo-pèfòmans enèji-efikas processeur aplikasyon 64-bit ak processeur ARM Cortex-R5 an tan reyèl ak achitekti UltraScale la pou kreye premye tout MPSoCs Programmable nan endistri a.Bay ekonomi enèji san parèy, pwosesis etewojèn, ak akselerasyon pwogramasyon.Zynq® UltraScale + RFSoCs: Konbine sous-sistèm konvètisè done RF ak koreksyon erè pi devan ak lojik pwogramasyon dirijan nan endistri a ak kapasite pwosesis etewojèn. , radyo selilè milti-mòd ak enfrastrikti kab.

Rezime Karakteristik yo

Apèsi sou sistèm RF Konvètè Done
Pifò Zynq UltraScale + RFSoC yo gen ladan yon subsistèm konvètisè done RF, ki gen plizyè radyo
frekans analòg pou konvètisè dijital (RF-ADC) ak plizyè frekans radyo dijital pou analòg
konvètisè (RF-DAC).RF-ADCs ak RF-DAC ki gen gwo presizyon, gwo vitès, efikas pouvwa yo ka
endividyèlman configuré pou done reyèl oswa yo ka configuré an pè pou done I/Q reyèl ak imajinè.La
12-bit RF-ADC sipòte echantiyon pousantaj jiska 2GSPS oswa 4GSPS, tou depann de aparèy la chwazi.14-bit la
RF-DAC sipòte echantiyon pousantaj jiska 6.4GSPS.
Mou Desizyon Forward Erè Koreksyon (SD-FEC) Apèsi sou lekòl la
Gen kèk Zynq UltraScale + RFSoC yo enkli blòk FEC ki trè fleksib pou dekode ak kodaj.
done kòm yon mwayen pou kontwole erè nan transmisyon done sou chanèl kominikasyon ki pa fyab oswa ki fè bwi.
Blòk SD-FEC yo sipòte chèk parite ba-dansite (LDPC) dekode/kode ak Turbo dekode pou itilize nan
5G san fil, backhaul, DOCSIS, ak aplikasyon LTE.
Apèsi sou sistèm pwosesis
Zynq UltraScale + MPSoCs ak RFSoC yo prezante varyant debaz doub ak kwadwilatè nan ARM Cortex-A53 (APU)
ak sistèm pwosesis doub-nwayo ARM Cortex-R5 (RPU) (PS).Gen kèk aparèy ki gen ladan tou yon ARM dedye
Mali™-400 MP2 graphics processing unit (GPU).

  • Previous:
  • Pwochen:

  • Ekri mesaj ou la a epi voye l ba nou