order_bg

pwodwi yo

Nouvo ak orijinal LCMXO2-2000HC-4TG144C sikwi entegre

deskripsyon kout:

Fanmi MachXO2 PLD ki pa temèt, ki pa temèt, ki gen anpil pouvwa, gen sis aparèy ak dansite ki soti nan 256 a 6864 Tablo Look-Up (LUTs).Anplis de lojik pwogramasyon ki baze sou LUT, a pri ki ba, aparèy sa yo gen Embedded Block RAM (EBR), distribye RAM, memwa Flash itilizatè (UFM), Phase Locked Loops (PLL), sipò I/O synchrone sous enjenyè, konfigirasyon avanse. sipò ki gen ladan kapasite doub-bòt ak vèsyon fè tèt di nan fonksyon yo souvan itilize tankou SPI kontwolè, mwen2C kontwolè ak revèy / kontwa.Karakteristik sa yo pèmèt aparèy sa yo dwe itilize nan pri ki ba, gwo volim konsomatè ak aplikasyon pou sistèm.


Pwodwi detay

Tags pwodwi

Atribi pwodwi

TIP DESKRIPSYON
Kategori Sikwi entegre (IC)Embedded - FPGAs (Field Programmable Gate Array)
Mfr Lattice Semiconductor Corporation
Seri MachXO2
Pake Plato
Estati pwodwi Aktif
Kantite LAB/CLB 264
Kantite Eleman Lojik/Selil 2112
Total Bits RAM 75776
Kantite I/O 111
Voltage - Pwovizyon pou 2.375V ~ 3.465V
Kalite aliye Sifas mòn
Tanperati Fonksyònman 0°C ~ 85°C (TJ)
Pake / Ka 144-LQFP
Pake Aparèy Founisè 144-TQFP (20x20)
Nimewo pwodwi de baz LCMXO2-2000
SPQ 60/pcs

Entwodiksyon

Jaden pwogramasyon pòtay etalaj, ki se pwodwi a nan plis devlopman sou baz la nan aparèy pwogramasyon tankou PAL, GAL, CPLD ak sou sa.Li parèt kòm yon kous semi-koutim nan jaden an nan aplikasyon-espesifik sikui entegre (ASICs), ki pa sèlman rezoud enpèfeksyon yo nan sikwi koutim, men tou, simonte enpèfeksyon yo nan kantite limite nan sikui orijinal pòtay aparèy pwogramasyon.

Prensip travay

FPGA a adopte yon nouvo konsèp nan lojik selil etalaj LCA (Logic Cell Array), ki gen ladan twa pati: modil lojik configurable CLB, modil pwodiksyon pwodiksyon IOB (Blòk Antre Sòti) ak koneksyon entèn (Interconnect).Karakteristik debaz yo nan FPGA yo se:
1) Sèvi ak FPGA pou konsepsyon sikui ASIC, itilizatè yo pa bezwen pwodwi chips pou jwenn yon chip apwopriye.
2) FPGA a ka itilize kòm yon echantiyon pilòt nan lòt sikui ASIC konplètman Customized oswa semi-pèsonalize.
3) FPGA a gen yon richès nan baskile ak I / O broch andedan.
4) FPGA a se youn nan aparèy ki gen sik konsepsyon ki pi kout, pri devlopman ki pi ba ak risk ki pi ba nan kous ASIC la.
5) FPGA a adopte pwosesis CHMOS gwo vitès, konsomasyon pouvwa ki ba, epi li ka konpatib ak nivo CMOS ak TTL.
Li ka di ke chips FPGA yo se youn nan pi bon chwa pou sistèm ti pakèt amelyore entegrasyon sistèm ak fyab.

FPGA a pwograme pa yon pwogram ki estoke nan RAM sou chip la pou mete eta opere li yo, kidonk RAM sou chip la bezwen pwograme lè w ap travay.Itilizatè yo ka itilize metòd pwogramasyon diferan selon diferan mòd konfigirasyon.

Lè pouvwa-sou, chip FPGA la li done ki soti nan EPROM nan RAM nan pwogramasyon sou-chip, epi apre konfigirasyon an fini, FPGA a antre nan eta a k ap travay.Apre yo fin pèdi pouvwa a, FPGA a retounen nan fèy blan, ak relasyon lojik entèn la disparèt, kidonk FPGA a ka itilize repete.Programmation FPGA pa mande pou yon pwogramè FPGA devwe, se sèlman yon pwogram jeneral EPROM ak PROM.Lè ou bezwen modifye fonksyon FPGA, jis chanje EPROM la.Nan fason sa a, menm FPGA a, done pwogramasyon diferan, ka pwodwi fonksyon sikwi diferan.Se poutèt sa, itilizasyon FPGA yo trè fleksib.

Mòd Konfigirasyon

FPGA a gen yon varyete mòd konfigirasyon: mòd prensipal paralèl la se yon FPGA plis yon EPROM;Mòd mèt-esklav ka sipòte yon sèl MOSO PROM pwogramasyon miltip FPGA;Serial mòd ka pwograme ak seri PROM FPGA;Mòd periferik pèmèt FPGA yo dwe itilize kòm yon periferik nan yon mikwo-pwosesè, pwograme pa mikwo-pwosesè a.

Pwoblèm tankou reyalize rapid tan fèmen, diminye konsomasyon pouvwa ak pri, optimize jesyon revèy, ak diminye konpleksite nan desen FPGA ak PCB yo te toujou pwoblèm kle pou enjenyè konsepsyon sistèm lè l sèvi avèk FPGAs.Jodi a, kòm FPGA yo ap deplase nan direksyon pi wo dansite, pi gwo kapasite, pi ba konsomasyon pouvwa, ak plis entegrasyon IP, enjenyè konsepsyon sistèm benefisye de pèfòmans siperyè sa yo pandan y ap fè fas ak nouvo defi konsepsyon akòz nivo san parèy nan pèfòmans ak kapasite FPGA yo.


  • Previous:
  • Pwochen:

  • Ekri mesaj ou la a epi voye l ba nou