order_bg

pwodwi yo

LCMXO2-256HC-4TG100C orijinal ak nouvo ak pri konpetitif nan stock IC founisè

deskripsyon kout:

Aparèy lojik konplèks pwogramasyon (CPLD) se yon sikwi entegre aplikasyon espesifik (ASIC) nan sikwi entegre LSI (Large Scale Integrated Circuit).Li se apwopriye pou kontwòl entansif konsepsyon sistèm dijital, ak kontwòl reta li yo se pratik.CPLD se youn nan aparèy ki pi rapid nan sikui entegre yo.
Eleman CPLD
CPLD se yon aparèy lojik konplèks pwogramasyon ak gwo echèl ak estrikti konplèks, ki fè pati seri sikui entegre gwo-echèl.

 


Pwodwi detay

Tags pwodwi

Atribi pwodwi

Pbfree Kòd Wi
Kòd Rohs Wi
Kòd Sik lavi pati Aktif
Ihs Manifakti LATTICE SEMICONDUCTOR CORP
Kòd Pake Pati QFP
Deskripsyon pake LFQFP,
Konte PIN 100
Reach Konfòmite Kòd konfòme
Kòd ECCN EAR99
Kòd HTS 8542.39.00.01
Samacsys Manifakti Lasi Semiconductor
Lòt Karakteristik TOU OPERE NAN 3.3 V PROVINI NOMINAL
Kòd JESD-30 S-PQFP-G100
Kòd JESD-609 e3
Longè 14 mm
Nivo sansiblite imidite 3
Kantite Antre Dedye  
Kantite liy I/O  
Kantite Antre 55
Kantite Sòti yo 55
Kantite tèminal yo 100
Fonksyònman Tanperati-Max 85 °C
Fonksyònman Tanperati-Min  
Òganizasyon 0 ENTRE DEDIVE, 0 I/O
Fonksyon Sòti MELANJE
Pake Materyèl Kò PLASTIK/EPOXY
Kòd pake LFQFP
Kòd ekivalans pake TQFP100,.63SQ
Fòm pake KARE
Pakè Style FLATPACK, PWOFIL BAS, ANKO
Metòd anbalaj PLATO
Tanperati Reflow pik (Sel) 260
Pwovizyon pou pouvwa 2.5/3.3 V
Kalite lojik pwogramasyon FLASH PLD
Reta pwopagasyon 7.36 ns
Estati Kalifikasyon Pa kalifye
Chita Wotè-Max 1.6 mm
Pwovizyon pou Voltage-Max 3.462 V
Pwovizyon pou Voltage-Min 2.375 V
Pwovizyon pou Voltage-Nom 2.5 V
Sifas mòn WI
Klas Tanperati LÒT
Tèminal fini Mat fèblan (Sn)
Fòm Tèminal ZÈL GULL
Tèminal Pitch 0.5 mm
Pozisyon tèminal KWA
Tan @ Peak Reflow Tanperati-Max (s) 30
Lajè 14 mm

 

 

Entwodiksyon pwodwi

Aparèy lojik konplèks pwogramasyon (CPLD) se yon sikwi entegre aplikasyon espesifik (ASIC) nan sikwi entegre LSI (Large Scale Integrated Circuit).Li se apwopriye pou kontwòl entansif konsepsyon sistèm dijital, ak kontwòl reta li yo se pratik.CPLD se youn nan aparèy ki pi rapid nan sikui entegre yo.

Eleman CPLD

CPLD se yon aparèy lojik konplèks pwogramasyon ak gwo echèl ak estrikti konplèks, ki fè pati seri gwo echèl.sikui entegre yo.

CPLD gen senk pati prensipal: blòk etalaj lojik, inite macro, tèm pwodwi pwolonje, pwogramasyon filè etalaj ak blòk kontwòl I/O.

1. Blòk lojik etalaj (LAB)

Yon blòk etalaj lojik konsiste de yon etalaj 16 selil macro, ak plizyè LABS konekte ansanm pa yon etalaj pwogramab (PIA) ak yon otobis mondyal.

2. Macro inite

Inite makro a nan seri MAX7000 a konsiste de twa blòk fonksyonèl: yon etalaj lojik, yon matris seleksyon pwodwi, ak yon rejis pwogramasyon.

3. Pwolonje tèm pwodwi

Yon tèm pwodwi nan chak selil macro ka ranvèse voye tounen nan etalaj la lojik.

4. Programmable filaire etalaj PIA

Chak LAB ka konekte pou fòme lojik ki nesesè yo atravè etalaj fil elektrik pwogramasyon an.Otobis mondyal sa a se yon kanal pwogramasyon ki ka konekte nenpòt sous siyal nan aparèy la ak destinasyon li.

5. I/O blòk kontwòl

Blòk kontwòl I/O pèmèt chak peny I/O yo dwe konfigirasyon endividyèlman pou antre/sòti ak operasyon bidireksyon.

Konparezon CPLD ak FPGA

Malgre ke tou deFPGAepiCPLDse aparèy ASIC pwogramasyon epi yo gen anpil karakteristik komen, akòz diferans ki genyen nan estrikti CPLD ak FPGA, yo gen karakteristik pwòp yo:

1.CPLD se pi plis apwopriye pou ranpli divès algoritm ak lojik konbinatwa, ak FP GA se pi apwopriye pou ranpli lojik sekans.Nan lòt mo, FPGA se pi plis apwopriye pou baskile estrikti rich, pandan y ap CPLD se pi apwopriye pou baskile limite ak estrikti pwodwi tèm rich.

2.Estrikti routage kontinyèl nan CPLD detèmine ke reta distribisyon li yo se inifòm ak previzib, pandan y ap estrikti nan routage segmenté nan FPGA detèmine enprevizib reta li yo.

3.FPGA gen plis fleksibilite pase CPLD nan pwogramasyon.CPLD pwograme pa modifye fonksyon lojik la ak yon kous fiks koneksyon entèn, pandan y ap FPGA pwograme pa chanje fil elektrik koneksyon entèn la.FP GA ka pwograme anba yon pòtay lojik, pandan y ap CPLD pwograme anba yon blòk lojik.

4.Entegrasyon an nan FPGA se pi wo pase sa yo ki nan CPLD, epi li gen estrikti fil elektrik pi konplèks ak aplikasyon lojik.

5.CPLD pi pratik pou itilize pase FPGA.CPLD pwogramasyon lè l sèvi avèk E2PROM oswa teknoloji FASTFLASH, pa gen okenn chip memwa ekstèn, fasil yo sèvi ak.Sepandan, enfòmasyon pwogramasyon FPGA yo dwe estoke nan memwa ekstèn, epi metòd itilizasyon an konplike.

6. CPLDS yo pi vit pase FPgas epi yo gen plis previzibilite tan.Sa a se paske FPGas yo se pwogramasyon nivo pòtay ak entèkoneksyon distribye yo adopte ant CLBS, pandan y ap CPLDS yo se pwogramasyon nivo blòk lojik ak entèkoneksyon ki genyen ant blòk lojik yo.

7. Nan fason pwogramasyon an, CPLD se sitou ki baze sou E2PROM oswa FLASH memwa pwogramasyon, pwogramasyon fwa jiska 10,000 fwa, avantaj la se ke sistèm nan pouvwa koupe enfòmasyon an pwogramasyon pa pèdi.CPLD ka divize an de kategori: pwogramasyon sou pwogramè a ak pwogramasyon sou sistèm lan.Pifò nan FPGA a baze sou pwogramasyon SRAM, enfòmasyon pwogramasyon an pèdi lè sistèm nan etenn, epi done yo pwogramasyon bezwen yo dwe ekri tounen nan SRAM a soti nan deyò aparèy la chak fwa li se limen.Avantaj li se ke li ka pwograme nenpòt ki lè, epi li ka pwograme byen vit nan travay la, konsa tankou reyalize konfigirasyon dinamik nan nivo tablo a ak nivo sistèm.

8. Konfidansyalite CPLD bon, konfidansyalite FPGA pòv.

9.An jeneral, konsomasyon pouvwa a nan CPLD se pi gwo pase sa yo ki nan FPGA, ak pi wo degre nan entegrasyon, pi evidan an.


  • Previous:
  • Pwochen:

  • Ekri mesaj ou la a epi voye l ba nou