order_bg

pwodwi yo

(Eleman elektwonik) 5V927PGGI8

deskripsyon kout:


Pwodwi detay

Tags pwodwi

Atribi pwodwi

TIP DESKRIPSYON
Kategori Sikwi entegre (IC)

Revèy / Distribisyon

Dèlko revèy, PLLs, sentèz frekans

Mfr Renesas Electronics America Inc
Seri -
Pake Tap & Bobine (TR)
Estati pwodwi Demode
Kalite Dèlko revèy
PLL Wi ak Bypass
Antre LVTTL, Crystal
Sòti LVTTL
Kantite sikwi 1
Rapò - Antre: Sòti 2:4
Diferans - Antre: Sòti Non/Non
Frekans - Max 160MHz
Divizeur / miltipliye Wi Non
Voltage - Pwovizyon pou 3V ~ 3.6V
Tanperati Fonksyònman -40 ° C ~ 85 ° C
Kalite aliye Sifas mòn
Pake / Ka 16-TSSOP (0.173″, 4.40mm Lajè)
Pake Aparèy Founisè 16-TSSOP
Nimewo pwodwi de baz IDT5V927

Dokiman & Medya

TIP RESOUS LYEN
Fich done yo IDT5V927
PCN obsolesans / EOL Revizyon 23/Desanm/2013

Plizyè Aparèy 28/Oct/2013

Fich done HTML IDT5V927

Klasifikasyon anviwònman ak ekspòtasyon

ATRIBITE DESKRIPSYON
Nivo sansiblite imidite (MSL) 1 (san limit)
Estati REACH REACH San afekte
ECCN EAR99
HTSUS 8542.39.0001

Lòt Resous

ATRIBITE DESKRIPSYON
Lòt Non 5V927PGGI8
Pake estanda 4,000

Pwodwi detay
24-BIT DIGITAL SIYAL PROCESSOR

Motorola DSP56307, yon manm nan fanmi DSP56300 nan prosesè siyal dijital pwogramasyon (DSP), sipòte aplikasyon enfrastrikti san fil ak operasyon filtraj jeneral.Koprosesè filtre amelyore sou-chip la (EFCOP) trete algoritm filtre an paralèl ak operasyon debaz, kidonk ogmante pèfòmans ak efikasite jeneral DSP.Menm jan ak lòt manm fanmi yo, DSP56307 a sèvi ak yon motè ki gen gwo pèfòmans, yon sèl-revèy-sik-pa-enstriksyon (kod-konpatib ak Motorolas popilè DSP56000 fanmi debaz), yon barik shifter, 24-bit adrès, yon kachèt enstriksyon, ak yon kontwolè aksè memwa dirèk, tankou nan Figi 1. DSP56307 a ofri pèfòmans nan 100 milyon enstriksyon (MIPS) pou chak segonn lè l sèvi avèk yon revèy entèn 100 MHz ak nwayo 2.5 volt ak endepandan 3.3 volt pouvwa antre / pwodiksyon.

Apèsi sou lekòl la
Sèvi ak dezyèm jenerasyon ASMBL (Advanced Silicon Modular Block) achitekti ki baze sou kolòn, XC5VLX330T-3FFG1738I a gen senk tribin diferan (sou-fanmi), chwa ki pi ofri pa nenpòt fanmi FPGA.Chak platfòm gen yon rapò diferan nan karakteristik pou adrese bezwen yo nan yon gran varyete desen lojik avanse.Anplis twal lojik ki pi avanse ak pèfòmans-wo, FPGA XC5VLX330T-3FFG1738I genyen anpil blòk nivo sistèm IP difisil, ki gen ladan RAM/FIFO pwisan 36-Kbit, dezyèm jenerasyon 25 x 18 DSP tranch, Chwazi IO teknoloji ak bati-. nan enpedans kontwole nimerik, Chip Sync sous-synchrone koòdone blòk, fonksyonalite pou kontwole sistèm,

Karakteristik
Nwayo segondè-pèfòmans DSP56300
● 100 milyon enstriksyon pou chak segonn (MIPS) ak yon revèy 100 MHz nan 2.5 V nwayo ak 3.3 VI/O
● Kòd objè konpatib ak nwayo DSP56000
● Trè paralèl enstriksyon ansanm
● Done inite lojik aritmetik (ALU)
- Konplètman tiyo 24 x 24-bit paralèl miltiplikatè-akimilatè
- 56-bit paralèl barik shifter (chanjman rapid ak nòmalizasyon; jenerasyon ti jan kouran ak par)
- Enstriksyon ALU kondisyonèl
- 24-bit oswa 16-bit sipò aritmetik anba kontwòl lojisyèl
● Inite kontwòl pwogram (PCU)
- Pozisyon endepandan kòd (PIC) sipò
- Adrese mòd optimize pou aplikasyon DSP (ki gen ladan konpanse imedya)
- On-chip enstriksyon kachèt kontwolè
- Pile pyès ki nan konpitè memwa-agrandi sou chip
- Anbrike pyès ki nan konpitè DO boucles
- Vit entèwonp oto-retounen
● Aksè dirèk memwa (DMA)
- Sis chanèl DMA sipòte aksè entèn ak ekstèn
- Transfè yon sèl, de ak twa dimansyon (ki gen ladan tanpon sikilè)
- Entewonp transfè nan fen blòk
- Deklanche soti nan liy entèwonp ak tout periferik
● Faz-bloke bouk (PLL)
- Pèmèt chanjman nan faktè divizyon pouvwa ki ba (DF) san pèt nan fèmen
- Sòti revèy ak eliminasyon skew
● Materyèl debogaj sipò
- On-Chip Emulation (Sou CE) modil
- Gwoup aksyon tès jwenti (JTAG) pò aksè tès (TAP)
- Mòd tras adrès reflete entèn pwogram RAM aksè nan pò ekstèn lan


  • Previous:
  • Pwochen:

  • Ekri mesaj ou la a epi voye l ba nou