Konpozan Elektwonik IC Chips Sikui entegre XC7A75T-2FGG484I IC FPGA 285 I/O 484FBGA
Atribi pwodwi
TIP | DESKRIPSYON |
Kategori | Sikwi entegre (IC)EmbeddedFPGAs (Field Programmable Gate Array) |
Mfr | AMD Xilinx |
Seri | Artix-7 |
Pake | Plato |
Pake estanda | 60 |
Estati pwodwi | Aktif |
Kantite LAB/CLB | 5900 |
Kantite Eleman Lojik/Selil | 75520 |
Total Bits RAM | 3870720 |
Kantite I/O | 285 |
Voltage - Pwovizyon pou | 0.95V ~ 1.05V |
Kalite aliye | Sifas mòn |
Tanperati Fonksyònman | -40°C ~ 100°C (TJ) |
Pake / Ka | 484-BBGA |
Pake Aparèy Founisè | 484-FBGA (23×23) |
Nimewo pwodwi de baz | XC7A75 |
Aparèy adaptasyon yo se chwa ideyal la
Sèvi ak aparèy Xilinx nan aparèy sekirite pwochen jenerasyon pa sèlman adrese pwoblèm debi ak latansi, men lòt benefis yo enkli pèmèt nouvo teknoloji tankou modèl aprantisaj machin, Secure Access Service Edge (SASE), ak chifreman pòs-quantum.
Aparèy Xilinx bay platfòm ideyal pou akselerasyon pyès ki nan konpitè pou teknoloji sa yo, paske kondisyon pèfòmans yo pa ka satisfè ak aplikasyon lojisyèl sèlman.Xilinx ap kontinye devlope ak amelyore IP, zouti, lojisyèl, ak desen referans pou solisyon sekirite rezo ki deja egziste ak pwochen jenerasyon.
Anplis de sa, aparèy Xilinx yo ofri achitekti memwa ki mennen nan endistri ak klasifikasyon koule IP rechèch mou, sa ki fè yo pi bon chwa pou sekirite rezo ak aplikasyon pare-feu.
Sèvi ak FPGA kòm processeur trafik pou sekirite rezo a
Trafik pou ale ak pou soti nan aparèy sekirite (pare-feu) yo ankripte nan plizyè nivo, epi L2 chifreman/dekripte (MACSec) trete nan kouch lyen (L2) nœuds rezo (switch ak routeurs).Pwosesis pi lwen pase L2 (kouch MAC) anjeneral gen ladan parsing pi fon, dechifre tinèl L3 (IPSec), ak trafik SSL chiffres ak trafik TCP/UDP.Pwosesis pake enplike nan analiz ak klasifikasyon nan pake fèk ap rantre ak pwosesis la nan komèsan trafik gwo (1-20M) ak gwo debi (25-400Gb / s).
Akòz gwo kantite resous enfòmatik (nwayo) ki nesesè yo, NPU yo ka itilize pou pwosesis pake vitès relativman pi wo, men latansi ki ba, pwosesis sikilasyon wo-pèfòmans pa posib paske trafik yo trete lè l sèvi avèk nwayo MIPS/RISC ak orè debaz sa yo. baze sou disponiblite yo difisil.Itilizasyon aparèy sekirite ki baze sou FPGA ka efektivman elimine limit sa yo nan CPU ak achitekti ki baze sou NPU.
Pwosesis sekirite nivo aplikasyon nan FPGA yo
FPGA yo ideyal pou pwosesis sekirite aliye nan pwochen jenerasyon firewall paske yo satisfè avèk siksè bezwen pou pi wo pèfòmans, fleksibilite ak operasyon ki ba-latansi.Anplis de sa, FPGA yo kapab aplike tou fonksyon sekirite nan nivo aplikasyon an, sa ki ka plis sove resous informatique ak amelyore pèfòmans.
Egzanp komen nan pwosesis sekirite aplikasyon nan FPGA yo enkli
- TTCP dechaje motè
- Matche ekspresyon regilye
- Asymetrik chifreman (PKI) pwosesis
- TLS pwosesis